对于一个实际的振荡器,用万用电表检查它,能否判断它是否起振?

下面是一些基本的数字电路知识问题,请简要回答之。
b) 什么是竞争与冒险现象?怎样判断?如何消除?
c) 请画出用D触发器实现2倍分频的逻辑电路?
d) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
e) 什么是同步逻辑和异步逻辑?
f) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、所存器/缓冲器)。
2、 可编程逻辑器件在现代电子设计中越来越重要,请问:
a) 你所知道的可编程逻辑器件有哪些?
3、 设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包   
括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?  
飞利浦-大唐笔试归来  
2. 用一个二选一mux和一个inv实现异或
   Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。时hold time不够,数据同样不能被打入触发器。  
)DSP和通用处理器在结构上有什么不同,请简要画出你熟悉
3)说说你对循环寻址和位反序寻址的理解   
4)请写出【-8,7】的二进制补码,和二进制偏置码。
第一题:用mos管搭出一个二输入与非门。
第二题:集成电路前段设计流程,写出相关的工具。
第五题:用波形表示D触发器的功能
第八题:用传输门和倒向器搭一个边沿触发器
第九题:画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。   
全都是几本模电数电信号单片机题目
1.用与非门等设计全加法器
2.给出两个门电路让你分析异同
4.信号与系统:在时域与频域关系
5.信号与系统:和4题差不多
6.晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期..
7.串行通信与同步通信异同,特点,比较
10.史密斯特电路,求回差电压
11.VCO是什么,什么参数(压控振荡器?)
12. 用D触发器做个二分颦的电路.又问什么是状态图
13. 什么耐奎斯特定律,怎么由模拟信号转为数字信号
14. 用D触发器做个4进制的计数
15.那种排序方法最快?
用C语言写一个递归算法求N!;
给一个C的函数,关于字符串和数组,找出错误;
你对哪方面编程熟悉?  
(1)d触发器和d锁存器的区别
(2)有源滤波器和无源滤波器的原理及区别
(4)iir,fir滤波器的异同
(7)学过的计算机语言及开发的系统
(8)拉氏变换和傅立叶变换的表达式及联系。
1、基尔霍夫定理的内容是什么?中国电子开发网 m d#U*f T }3[*~ }
基尔霍夫定律包括电流定律和电压定律
电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。
电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。
描述反馈电路的概念,列举他们的应用。
反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。
反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。
负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。
电压负反馈的特点:电路的输出电压趋向于维持恒定。
电流负反馈的特点:电路的输出电流趋向于维持恒定。
有源滤波器和无源滤波器的区别
无源滤波器:这种电路主要有无源元件R、L和C组成
有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。
集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。中国电子开发网4v!f c&F O{-]$g+^ S*O
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
8K F!`0h o02、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?中国电子开发网)Z,B |"q u4g H {7w
将两个门电路的输出端并联以实现与逻辑的功能成为线与。中国电子开发网 t o V4m"[ X M+K
在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。中国电子开发网 P T(| z4I ~ p |* N
由于不用OC门可能使灌电流过大,而烧坏逻辑门。中国电子开发网 q7V1T1m*v x7z0{ ^ H
Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
g M b [0f | i r o C/A0保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。
&O a2k4Y(j J*c7k0建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
"E1Z k ^+}6l b;k X04、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)中国电子开发网 J.o(S I!t7z
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。
6、FPGA和ASIC的概念,他们的区别。(未知)
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。
什么叫做OTP片、掩膜片,两者的区别何在?
MASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;中国电子开发网+B q M E0o"I3N1b;p1p
FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;中国电子开发网3v&U#k-O#/ x ]
OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。
单片机上电后没有运转,首先要检查什么?
首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。
接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。
然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。
另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。
1、基尔霍夫定理的内容是什么?(仕兰微电子)
2、平板电容公式(C=εS/4πkd)。(未知)
3、最基本的如三极管曲线特性。(未知)
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知)
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
11、画差放的两个输入管。(凹凸)
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)
13、用运算放大器组成一个10倍的放大器。(未知)
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题)
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
16、有源滤波器和无源滤波器的原理及区别 (新太硬件)
18、选择电阻时要考虑什么?(东信笔试题)
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N管,为什么?(仕兰微电子)
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点。(仕兰微电子)
22、画电流偏置的产生电路,并解释。(凹凸)
23、史密斯特电路,求回差电压。(华为面试题)
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)
25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
26、VCO是什么,什么参数(压控振荡器 ) (华为面试题)
27、锁相环有哪几部分组成?(仕兰微电子)
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未知)
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗。给出电源电压波形图,要求绘制终端波形图。(未知)
32、微波电路的匹配电阻。(未知)
33、DAC和ADC的实现各有哪些方法?(仕兰微电子)
34、A/D电路组成、工作原理。(未知)
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。(未知)
1、同步电路和异步电路的区别是什么?(仕兰微电子)
2、什么是同步逻辑和异步逻辑?(汉王笔试)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)
线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用 oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。
4、什么是Setup 和Holdup时间?(汉王笔试)
6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
11、如何解决亚稳态。(飞利浦-大唐笔试)
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚
稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平
上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
12、IC设计中同步复位与 异步复位的区别。(南山之桥)
14、多时域设计中,如何处理信号跨时域。(南山之桥)
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延
迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华
定最大时钟的因素,同时给出表达式。(威盛VIA 上海笔试试题)
18、说说静态、动态时序模拟的优缺点。(威盛VIA 上海笔试试题)
19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。(威盛VIA
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,
使得输出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优
点),全加器等等。(未知)
22、卡诺图写出逻辑表达使。(威盛VIA 上海笔试试题)
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电子笔试)
31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)
32、画出Y=A*B+C的cmos电路图。(科广试题)
33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什
39、用与非门等设计全加法器。(华为)
40、给出两个门电路让你分析异同。(华为)
41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)
42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0
多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)
43、用波形表示D触发器的功能。(扬智电子笔试)
44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)
45、用逻辑们画出D触发器。(威盛VIA 上海笔试试题)
46、画出DFF的结构图,用verilog实现之。(威盛)
47、画出一种CMOS的D锁存器的电路图和版图。(未知)
48、D触发器和D锁存器的区别。(新太硬件面试)
50、LATCH和DFF的概念和区别。(未知)
52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)
53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)
57、用D触发器做个4进制的计数。(华为)
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰
60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)
63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)
64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器
件有哪些? b) 试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。(汉王笔试)
65、请用HDL描述四位的全加法器、5分频电路。(仕兰微电子)
66、用VERILOG或VHDL写一段代码,实现10进制计数器。(未知)
67、用VERILOG或VHDL写一段代码,实现消除一个glitch。(未知)
68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容易误解
的)。(威盛VIA 上海笔试试题)
69、描述一个交通信号灯的设计。(仕兰微电子)
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱
数。(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)
画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计
工程中可使用的工具及设计大致过程。(未知)
73、画出可以检测10010串的状态图,并verilog实现之。(威盛)
74、用FSM实现101101的序列检测模块。(南山之桥)
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐
76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。(飞利浦-大唐笔试)
77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx,其中,x
为4位二进制整数输入信号。y为二进制小数输出,要求保留两位小数。电源电压为3~5v假
设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微
79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9
-14b),问你有什么办法提高refresh time,总共有5个问题,记不起来了。(降低温
度,增大电容存储容量)(Infineon笔试)
压控振荡器的英文缩写(VCO)。
动态随机存储器的英文缩写(DRAM)。
傅立叶变换)或者是中文的,比如:a.量化误差 b.直方图 c.白平衡
1、基尔霍夫定理的内容是什么?(仕兰微电子)
2、平板电容公式(C=εS/4πkd)。(未知)
3、最基本的如三极管曲线特性。(未知)
4、描述反馈电路的概念,列举他们的应用。(仕兰微电子)
5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知)
6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)
7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知)
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知)
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)
11、画差放的两个输入管。(凹凸)
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子)
13、用运算放大器组成一个10倍的放大器。(未知)
14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题)
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求绘制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<<T时,给出输入电压波形图,绘制两种电路的输出波形图。(未知)
16、有源滤波器和无源滤波器的原理及区别?(新太硬件)
18、选择电阻时要考虑什么?(东信笔试题)
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个单管你会用P管还是N管,为什么?(仕兰微电子)
20、给出多个mos管组成的电路求5个点的电压。(Infineon笔试试题)
21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路结构,简单描述其优缺点。(仕兰微电子)
22、画电流偏置的产生电路,并解释。(凹凸)
23、史密斯特电路,求回差电压。(华为面试题)
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)
25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。(仕兰微电子)
26、VCO是什么,什么参数(压控振荡器?) (华为面试题)
27、锁相环有哪几部分组成?(仕兰微电子)
28、锁相环电路组成,振荡器(比如用D触发器如何搭)。(未知)
29、求锁相环的输出频率,给了一个锁相环的结构图。(未知)
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不一一列举。(未知)
31、一电源和一段传输线相连(长度为L,传输时间为T),画出终端处波形,考虑传输线无损耗。给出电源电压波形图,要求绘制终端波形图。
32、微波电路的匹配电阻。(未知)
33、DAC和ADC的实现各有哪些方法?(仕兰微电子)
34、A/D电路组成、工作原理。(未知)
35、实际工作所需要的一些技术知识(面试容易问到)。如电路的低功耗,稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所写做过的东西具体问,肯定会问得很细(所以别把什么都写上,精通之类的词也别用太多了),这个东西各个人就不一样了,不好说什么了。(未知)
1、同步电路和异步电路的区别是什么?(仕兰微电子)
2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。
4、什么是Setup 和Holdup时间?(汉王笔试)
6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)
9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
11、如何解决亚稳态。(飞利浦-大唐笔试)亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
12、IC设计中同步复位与 异步复位的区别。(南山之桥)
14、多时域设计中,如何处理信号跨时域。(南山之桥)
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华为)
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决定最大时钟的因素,同时给出表达式。(威盛VIA 上海笔试试题)
18、说说静态、动态时序模拟的优缺点。(威盛VIA 上海笔试试题)
19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。(未知)
21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。(未知)
22、卡诺图写出逻辑表达使。(威盛VIA 上海笔试试题)
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)
27、用mos管搭出一个二输入与非门。(扬智电子笔试)

下面的结果是程序A还是程序B的?
那么另一段程序的结果是什么?
16、那种排序方法最快? (华为面试题)
17、写出两个排序算法,问哪个好?(威盛)
18、编一个简单的求n!的程序 。(Infineon笔试试题)
19、用一种编程语言写n!的算法。(威盛VIA 上海笔试试题)
20、用C语言写一个递归算法求N!;(华为面试题)
21、给一个C的函数,关于字符串和数组,找出错误;(华为面试题)
22、防火墙是怎么实现的? (华为面试题)
23、你对哪方面编程熟悉?(华为面试题)
24、冒泡排序的原理。(新太硬件面题)
25、操作系统的功能。(新太硬件面题)
26、学过的计算机语言及开发的系统。(新太硬件面题)
27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正方形围栏的桩子的个数一样但是小于36,问有多少羊?(威盛)
28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt) (威盛VIA 上海笔试试题)
29、用C语言写一段控制手机中马达振子的驱动程序。(威胜)
30、用perl或TCL/Tk实现一段字符串识别和比较的程序。(未知)
31、给出一个堆栈的结构,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地址还是高端。(未知)
32、一些DOS命令,如显示文件,拷贝,删除。(未知)
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象实例。(IBM)
1、你认为你从事研发工作有哪些特点?(仕兰微面试题目)
2、说出你的最大弱点及改进方法。(威盛VIA 上海笔试试题)
3、说出你的理想。说出你想达到的目标。 题目是英文出的,要用英文回答。(威盛VIA 上海笔试试题)
4、我们将研发人员分为若干研究方向,对协议和算法理解(主要应用在网络通信、图象语音压缩方面)、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术设计电路(包括MCU、DSP本身)、电路功能模块设计(包括模拟电路和数字电路)、集成电路后端设计(主要是指综合及自动布局布线技术)、集成电路设计与工艺接口的研究。你希望从事哪方面的研究?(可以选择多个方向。另外,已经从事过相关研发的人员可以详细描述你的研发经历)。(仕兰微面试题目)
5、请谈谈对一个系统设计的总体思路。针对这个思路,你觉得应该具备哪些方面的知识?(仕兰微面试题目)
6、设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包括原理图和PCB图)到调试出样机的整个过程。在各环节应注意哪些问题?电源的稳定,电容的选取,以及布局的大小。(汉王笔试)
1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西
2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽
量介绍其所关心的东西。
3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。所以最好在面试前
4.虽然说技术面试是实力的较量与体现,但是不可否认,由于不用面试官/公司所专领域
及爱好不同,也有面试也有很大的偶然性,需要冷静对待。不能因为被拒,就否认自己或
5.面试时要take it easy,对越是自己钟情的公司越要这样。

1、基尔霍夫定理的内容是什么?

基尔霍夫定律包括电流定律和电压定律

电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。

电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。

2、描述反馈电路的概念,列举他们的应用。

反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

3、有源滤波器和无源滤波器的区别

无源滤波器:这种电路主要有无源元件R、L和C组成

有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

1、同步电路和异步电路的区别是什么?

同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。

2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?

将两个门电路的输出端并联以实现与逻辑的功能成为线与。

在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。

由于不用OC门可能使灌电流过大,而烧坏逻辑门。

Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。

保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。

建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。

4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)

在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。

产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。

解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。

SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。

6、FPGA和ASIC的概念,他们的区别。(未知)

ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。

7、什么叫做OTP片、掩膜片,两者的区别何在?

MASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;

FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;

OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。

8、单片机上电后没有运转,首先要检查什么?

首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。

另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。

Q1:如何为开关电源电路选择合适的元器件和参数
Answer:很多的未使用过开关电源设计的工程师会对它产生一定的畏惧心理,比如担心开关电源的干扰问题,PCB layout问题,元器件的参数和类型选择问题等。其实只要了解了,使用一个开关电源设计还是非常方便的。
一个开关电源一般包含有开关电源控制器和输出两部分,有些控制器会将MOSFET集成到芯片中去,这样使用就更简单了,也简化了PCB设计,但是设计的灵活性就减少了一些。
开关控制器基本上就是一个闭环的反馈控制系统,所以一般都会有一个反馈输出电压的采样电路以及反馈环的控制电路。因此这部分的设计在于保证精确的采样电路,还有来控制反馈深度,因为如果反馈环响应过慢的话,对瞬态响应能力是会有很多影响的。
而输出部分设计包含了输出电容,输出电感以及MOSFET等等,这些的选择基本上就是要满足一个性能和成本的平衡,比如高的开关频率就可以使用小的电感值(意味着小的封装和便宜的成本),但是高的开关频率会增加干扰和对MOSFET的开关损耗,从而效率降低。使用低的开关频率带来的结果则是相反的。
对于输出电容的ESR和MOSFET的Rds_on参数选择也是非常关键的,小的ESR可以减小输出纹波,但是电容成本会增加,好的电容会贵嘛。开关电源控制器驱动能力也要注意,过多的MOSFET是不能被良好驱动的。
一般来说,开关电源控制器的供应商会提供具体的计算公式和使用方案供工程师借鉴的。
Q2:如何调试开关电源电路
Answer:有一些经验可以共享给大家
1: 电源电路的输出输出通过低阻值大功率电阻接到板内,这样在不焊电阻的情况下可以先做到电源电路的先调试,避开后面电路的影响。
2: 一般来说开关控制器是闭环系统,如果输出恶化的情况超过了闭环可以控制的范围,开关电源就会工作不正常,所以这种情况就需要认真检查反馈和采样电路。特别是如果采用了大ESR值的输出电容,会产生很多的电源纹波,这也会影响开关电源的工作的。
Answer:接地技术的引入最初是为了防止电力或电子等设备遭雷击而采取的保护性措施,目的是把雷电产生的雷击电流通过避雷针引入到大地,从而起到保护建筑物的作用。同时,接地也是保护人身安全的一种有效手段,当某种原因引起的相线(如电线绝缘不良,线路老化等)和设备外壳碰触时,设备的外壳就会有危险电压产生,由此生成的故障电流就会流经PE线到大地,从而起到保护作用。随着电子通信和其它数字领域的发展,在接地系统中只考虑防雷和安全已远远不能满足要求了。比如在通信系统中,大量设备之间信号的互连要求各设备都要有一个基准‘地’作为信号的参考地。而且随着电子设备的复杂化,信号频率越来越高,因此,在接地设计中,信号之间的互扰等电磁兼容问题必须给予特别关注,否则,接地不当就会严重影响系统运行的可靠性和稳定性。最近,高速信号的信号回流技术中也引入了“地”的概念。
Answer: 在现代接地概念中、对于线路工程师来说,该术语的含义通常是‘线路电压的参考点’;对于系统设计师来说,它常常是机柜或机架;对电气工程师来说,它是绿色安全地线或接到大地的意思。一个比较通用的定义是“接地是电流返回其源的低阻抗通道”。注意要求是”低阻抗”和“通路”。
Answer: 接地有多种方式,有单点接地,多点接地以及混合类型的接地。而单点接地又分为串联单点接地和并联单点接地。一般来说,单点接地用于简单电路,不同功能模块之间接地区分,以及低频(f<1MHz)电子线路。当设计高频(f>10MHz)电路时就要采用多点接地了或者多层板(完整的地平面层)。
Q7:信号回流和跨分割的介绍
Answer:对于一个电子信号来说,它需要寻找一条最低阻抗的电流回流到地的途径,所以如何处理这个信号回流就变得非常的关键。
第一,根据公式可以知道,辐射强度是和回路面积成正比的,就是说回流需要走的路径越长,形成的环越大,它对外辐射的干扰也越大,所以,PCB布板的时候要尽可能减小电源回路和信号回路面积。
第二,对于一个高速信号来说,提供有好的信号回流可以保证它的信号质量,这是因为PCB上传输线的特性阻抗一般是以地层(或电源层)为参考来计算的,如果高速线附近有连续的地平面,这样这条线的阻抗就能保持连续,如果有段线附近没有了地参考,这样阻抗就会发生变化,不连续的阻抗从而会影响到信号的完整性。所以,布线的时候要把高速线分配到靠近地平面的层,或者高速线旁边并行走一两条地线,起到屏蔽和就近提供回流的功能。
第三,为什么说布线的时候尽量不要跨电源分割,这也是因为信号跨越了不同电源层后,它的回流途径就会很长了,容易受到干扰。当然,不是严格要求不能跨越电源分割,对于低速的信号是可以的,因为产生的干扰相比信号可以不予关心。对于高速信号就要认真检查,尽量不要跨越,可以通过调整电源部分的走线。(这是针对多层板多个电源供应情况说的)
Q8:为什么要将模拟地和数字地分开,如何分开?
Answer:模拟信号和数字信号都要回流到地,因为数字信号变化速度快,从而在数字地上引起的噪声就会很大,而模拟信号是需要一个干净的地参考工作的。如果模拟地和数字地混在一起,噪声就会影响到模拟信号。
一般来说,模拟地和数字地要分开处理,然后通过细的走线连在一起,或者单点接在一起。总的思想是尽量阻隔数字地上的噪声窜到模拟地上。当然这也不是非常严格的要求模拟地和数字地必须分开,如果模拟部分附近的数字地还是很干净的话可以合在一起。
Q9:单板上的信号如何接地?
Answer:对于一般器件来说,就近接地是最好的,采用了拥有完整地平面的多层板设计后,对于一般信号的接地就非常容易了,基本原则是保证走线的连续性,减少过孔数量;靠近地平面或者电源平面,等等。
Q10:单板的接口器件如何接地?
Answer:有些单板会有对外的输入输出接口,比如串口连接器,网口RJ45连接器等等,如果对它们的接地设计得不好也会影响到正常工作,例如网口互连有误码,丢包等,并且会成为对外的电磁干扰源,把板内的噪声向外发送。一般来说会单独分割出一块独立的接口地,与信号地的连接采用细的走线连接,可以串上0欧姆或者小阻值的电阻。细的走线可以用来阻隔信号地上噪音过到接口地上来。同样的,对接口地和接口电源的滤波也要认真考虑。
Q11:带屏蔽层的电缆线的屏蔽层如何接地?
Answer:屏蔽电缆的屏蔽层都要接到单板的接口地上而不是信号地上,这是因为信号地上有各种的噪声,如果屏蔽层接到了信号地上,噪声电压会驱动共模电流沿屏蔽层向外干扰,所以设计不好的电缆线一般都是电磁干扰的最大噪声输出源。当然前提是接口地也要非常的干净。
1 充分了解各方的设计需求,确定合适的解决方案
启动一个硬件开发项目,原始的推动力会来自于很多方面,比如市场的需要,基于整个系统架构的需要,应用软件部门的功能实现需要,提高系统某方面能力的需要等等,所以作为一个硬件系统的设计者,要主动的去了解各个方面的需求,并且综合起来,提出最合适的硬件解决方案。比如A项目的原始推动力来自于公司内部的一个高层软件小组,他们在实际当中发现原有的处理器板IP转发能力不能满足要求,从而对于系统的配置和使用都会造成很大的不便,所以他们提出了对新硬件的需求。根据这个目标,硬件方案中就针对性的选用了两个高性能网络处理器,然后还需要深入的和软件设计者交流,以确定内存大小,内部结构,对外接口和调试接口的数量及类型等等细节,比如软件人员喜欢将控制信令通路和数据通路完全分开来,这样在确定内部数据走向的时候要慎重考虑。项目开始之初是需要召开很多的讨论会议的,应该尽量邀请所有相关部门来参与,好处有三个,第一可以充分了解大家的需要,以免在系统设计上遗漏重要的功能,第二是可以让各个部门了解这个项目的情况,提早做好时间和人员上协作的准备,第三是从感情方面讲,在设计之初各个部门就参与了进来,这个项目就变成了大家共同的一个心血结晶,会得到大家的呵护和良好合作,对完成工作是很有帮助的。
2 原理图设计中要注意的问题
原理图设计中要有“拿来主义”,现在的芯片厂家一般都可以提供参考设计的原理图,所以要尽量的借助这些资源,在充分理解参考设计的基础上,做一些自己的发挥。当主要的芯片选定以后,最关键的外围设计包括了电源,时钟和芯片间的互连。
电源是保证硬件系统正常工作的基础,设计中要详细的分析:系统能够提供的电源输入;单板需要产生的电源输出;各个电源需要提供的电流大小;电源电路效率;各个电源能够允许的波动范围;整个电源系统需要的上电顺序等等。比如A项目中的网络处理器需要1.25V作为核心电压,要求精度在+5%- -3%之间,电流需要12A左右,根据这些要求,设计中采用5V的电源输入,利用Linear的开关电源控制器和IR的MOSFET搭建了合适的电源供应电路,精度要求决定了输出电容的ESR选择,并且为防止电流过大造成的电压跌落,加入了远端反馈的功能。
时钟电路的实现要考虑到目标电路的抖动等要求,A项目中用到了GE的PHY器件,刚开始的时候使用一个内部带锁相环的零延时时钟分配芯片提供100MHz时钟,结果GE链路上出现了丢包,后来换成简单的时钟Buffer器件就解决了丢包问题,分析起来就是内部的锁相环引入了抖动。
芯片之间的互连要保证数据的无误传输,在这方面,高速的差分信号线具有速率高,好布线,信号完整性好等特点,A项目中的多芯片间互连均采用了高速差分信号线,在调试和测试中没有出现问题。
3 PCB设计中要注意的问题
PCB设计中要做到目的明确,对于重要的信号线要非常严格的要求布线的长度和处理地环路,而对于低速和不重要的信号线就可以放在稍低的布线优先级上。重要的部分包括:电源的分割;内存的时钟线,控制线和数据线的长度要求;高速差分线的布线等等。
A项目中使用内存芯片实现了1G大小的DDR memory,针对这个部分的布线是非常关键的,要考虑到控制线和地址线的拓扑分布,数据线和时钟线的长度差别控制等方面,在实现的过程中,根据芯片的数据手册和实际的工作频率可以得出具体的布线规则要求,比如同一组内的数据线长度相差不能超过多少个mil,每个通路之间的长度相差不能超过多少个mil等等。当这些要求确定后就可以明确要求PCB设计人员来实现了,如果设计中所有的重要布线要求都明确了,可以转换成整体的布线约束,利用CAD中的自动布线工具软件来实现PCB设计,这也是在高速PCB设计中的一个发展趋势。
当准备调试一块板的时候,一定要先认真的做好目视检查,检查在焊接的过程中是否有可见的短路和管脚搭锡等故障,检查是否有元器件型号放置错误,第一脚放置错误,漏装配等问题,然后用万用表测量各个电源到地的电阻,以检查是否有短路,这个好习惯可以避免贸然上电后损坏单板。调试的过程中要有平和的心态,遇见问题是非常正常的,要做的就是多做比较和分析,逐步的排除可能的原因,要坚信“凡事都是有办法解决的”和“问题出现一定有它的原因”,这样最后一定能调试成功。
现在从技术的角度来说,每个设计最终都可以做出来,但是一个项目的成功与否,不仅仅取决于技术上的实现,还与完成的时间,产品的质量,团队的配合密切相关,所以良好的团队协作,透明坦诚的项目沟通,精细周密的研发安排,充裕的物料和人员安排,这样才能保证一个项目的成功。
一个好的硬件工程师实际上就是一个项目经理,他/她需要从外界交流获取对自己设计的需求,然后汇总,分析成具体的硬件实现。还要跟众多的芯片和方案供应商联系,从中挑选出合适的方案,当原理图完成后,他/她要组织同事来进行配合评审和检查,还要和CAD工程师一起工作来完成PCB的设计。与此同时,还要准备好BOM清单,开始采购和准备物料,联系加工厂家完成板的贴装。在调试的过程中他/她要组织好软件工程师来一起攻关调试,配合测试工程师一起解决测试中发现的问题,等到产品推出到现场,如果出现问题,还需要做到及时的支持。所以做一个硬件设计人员要锻炼出良好的沟通能力,面对压力的调节能力,同一时间处理多个事务的协调和决断能力和良好平和的心态等等。
还有细心和认真,因为硬件设计上的一个小疏忽往往就会造成非常大的经济损失,比如以前碰到一块板在PCB设计完备出制造文件的时候误操作造成了电源层和地层连在了一起,PCB板制造完毕后又没有检查直接上生产线贴装,到测试的时候才发现短路问题,但是元器件已经都焊接到板上了,结果造成了几十万的损失。所以细心和认真的检查,负责任的测试,不懈的学习和积累,才能使得一个硬件设计人员持续不断的进步,而后术业有所小成。

维修电工技师题库 附答案

(职业技能鉴定国家题库统一试卷)

1. 线圈自感电动势的大小,正比于线圈中电流的变化率,与线圈中的电流的大小无关。√

2. 当电容器的容量和其两端的电压值一定时,若电源的频率越高,则电路的无功功率就越小。X

3. 在RLC 串联电路中,总电压的有效值总是大于各元件上的电压有效值。√

4. 当RLC 串联电路发生谐振时,电路中的电流将达到其最大值。√

5. 磁路欧姆定律适用于只有一种媒介质的磁路。X

7. 三相负载做三角形连接时,若测出三个相电流相等,则三个线电流也必然相等。╳

8..三相三线制星形连接对称负载,当有一相断路时,其它两相的有效值等于相电压的一半。√

9.在三相半波可控整流电路中,若出发脉冲在自然换相点之前加入,输出电压波形将变为缺相运行。×

10.提高功率因数是节约用电的主要措施之一 √ 。

11.为了提高电源的利用率,感性负载电路中应并联适当的 (电容),以提高功率因数。√

1.图1-31中安培表阻极低,伏特表电压极高,电池阻不计,如果伏特表被短接,则(C )

A 、灯D 将被烧毁;

2.图1-31中如果安培表被短接,则(C )

C 、不发生任何事故。

3.如果图1-31电路中电灯灯丝被烧断,则(B )

A 、安培表读数不变,伏特表读数为零;

B 、伏特表读数不变,安培表读数为零;

C 、安培表和伏特表的读数都不变。

4.如果图1-31电路中伏特表部线圈烧断,则(D )

D 、以上情况都不发生。

5.中性线的作用就在于使星形连接的不对称负载的(B )保持对称。

(A )线电压 (B )相电压 (C )相电流 (D )线电流

6.三相四线制中,中线的作用是(C )。

A 、保证三相负载对称;

B 、保证三相功率对称;

C 、保证三相电压对称;

D 、保证三相电流对称

7.提高供电线路的功率因数,下列说确的是(D )

A 、减少了用电设备中无用的无功功率;

C 、减少了用电设备的有功功率,提高了电源设备的容量;

D 、可提高电源设备的利用率并减小输电线路中的功率损耗。

8.RLC 串联电路在f 0时发生谐振,当频率增加到2f 0时,电路性质呈(B )

9.电路如题4图所示,设各电流表阻为零。若电流表A 的读数为3A,电流

表A 1的读数为1A ,则电流表A 2的读数是(B)

受控源vcvs,vccs,ccvs,cccs的实验研究受控源和独立源相比有何异同点

电压控制电流源的英文缩写是VCCS电压控制电压源的英文缩写是VCVS电流控制电压源的英文缩写是CCVS电流控制电流源的英文缩写是CCCS他们的电路符号也不一样,很容易区别出来.受控源的电路符号及特性与独立源有相似之处,即受控电压源具有电压源的特性,受控电流源具有电流源的特性;但它们又有本质的区别,受控源的电流或电压由控制支路的电流或电压控制,一旦控制量为零,受控量也为零,而且受控源自身不能起激励作用,即当电路中无独立电源时就不可能有响应,因此受控源是无源元件.\\x0d受控源是一种电路模型,实际存在的一种电气器件,如晶体管、运算放大器、变压器等,它们的电特性可用含受控源的电路模型来模拟.

在线性电路中,任一支路的电流(或电压)可以看成是电路中每一个独立电源单独作用于电路时,在该支路产生的电流(或电压)的代数和。

线性的正弦稳态电路也满足叠加定理。

使用叠加定理时要注意以下几点:

1、叠加定理适用于线性电路,不适用于非线性电路;2、叠加的各分电路中,不作用的电源置零。

电路中的所有线性元件(包括电阻、电感和电容)都不予更动,受控源则保留在各分电路中;3、叠加时各分电中路的电压和电流的参考方向可以取与原电路中的相同。

取和时,应该注意各分量前的“+”“-”号;4、原电路的功率不等于按各分电路计算所得功率的叠加。

齐性定理:在线性电路中,当所有的激励都同时增大或缩小K倍(K为常数)时,响应也将同样增大或缩小K倍。

叠加定理的验证 实验报告数据怎样处理

基尔霍夫定律是电路的基本定律。

它包括基尔霍夫电流定律(KCL)和基尔霍夫电压定律(KVL)。

在电路中,对任一结点,各支路电流的代数和恒等于零,即ΣI=0。

在电路中,对任一回路,所有支路电压的代数和恒等于零,即ΣU=0。

基尔霍夫定律表达式中的电流和电压都是代数量,运用时,必须预先任意假定电流和电压的参考方向。

当电流和电压的实际方向与参考方向相同时,取值为正;相反时,取值为负。

基尔霍夫定律与各支路元件的性质无关,无论是线性的或非线性的电路,还是含源的或无源的电路,它都是普遍适用的。

在线性电路中,有多个电源同时作用时,任一支路的电流或电压都是电路中每个独立电源单独作用时在该支路中所产生的电流或电压的代数和。

某独立源单独作用时,其它独立源均需置零。

(电压源用短路代替,电流源用开路代替。

线性电路的齐次性(又称比例性),是指当激励信号(某独立源的值)增加或减小K倍时,电路的响应(即在电路其它各电阻元件上所产生的电流和电压值)也将增加或减小K倍。

1.根据实验数据,选定实验电路图2.1中的结点A,验证KCL的正确性。

答:依据表2-1中实验测量数据,选定结点A,取流出结点的电流为正。

通过计算验证KCL的正确性。

结论:I3?I1?I2=0,证明基尔霍夫电流定律是正确的。

2.根据实验数据,选定实验电路图2.1中任一闭合回路,验证KVL的正确性。

答:依据表2-1中实验测量数据,选定闭合回路ADEFA,取逆时针方向为回路的绕行方向电压降为正。

通过计算验证KVL的正确性。

结论:U1?UDE?UAD?UAF?0,证明基尔霍夫电压定律是正确的。

同理,其它结点和闭合回路的电流和电压,也可类似计算验证。

电压表和电流表的测量数据有一定的误差,都在可允许的误差范围内。

3.根据实验数据,验证线性电路的叠加性与齐次性。

答:验证线性电路的叠加原理:(1)验证线性电路的叠加性

依据表 2-2的测量数据,选定电流I1 和电压UAB。

通过计算,验证线性电路的叠加性是正确的。

结论:I1(U1、U2共同作用)=I1(U1单独作用)+I1(U2单独作用)验证电压UAB:

结论:UAB(U1、U2共同作用)=UAB(U1单独作用)+UAB(U2单独作用)因此线性电路的叠加性是正确的。

(2)验证线性电路的齐次性

依据表 2-2的测量数据,选定电流I1 和电压UAB。

通过计算,验证线性电路的齐次性是正确的。

结论:I1(2U2单独作用)=2?I1(U2单独作用)验证电压UAB:

如网络中含有受控源,戴维南定理是否成立

如网络中含有非线性元件呢

网络中含有受控源,戴维南定理仍然成立;但如网络中含有非线性元件就不成立了。

戴维南定理如下所述:一个含有独立源、线性电阻以及受控源的一端口,对外电路来说,可以用一个电压源和一个电阻串联组合等效置换,此电源的激励电压等于一端口的开路电压,电阻等于一端口全部独立电源置零后的输入电阻。

随着改革开放的进一步深入,全国的建筑市场有了长足的发展,无论是数量还是质量都有明显的提高。

同时,施工安全事故的发生率也明显下降。

现在,施工现场的文明程度较之以往也有了较大的提高。

争创安全标准化管理工地、文明工地的数量每年在逐步增加,施工现场安全生产保证体系贯标的工地也越来越多。

这些可喜的变化与国家经济的发展、建筑业从业人员综合素质的提高以及行业主管部门管理有效加强是分不开的。

但是应该看到,现还有不少的施工现场不同程度地存在着安全隐患,有许多危险源没有真正受控

有人将建筑行业称为日不落的行业,因为有人在的地方就有建筑行业生存的地方,但是建筑施工中经常出现的问题又不得不向我们敲响警钟。

我们究竟应当怎样去规范建筑施工行业

这不是我们不得不思考的一个问题。

发现如提就要解决问题,那么我们究竟应当如何去处理这些问题呢

一、建筑施工存在的问题

1.1建筑施工引起的环境污染

对我在工地的这两周而言,我深切体会到建筑施工造成的环境污染严重影响着周围居民的日常生活,给人们带来了很大的不便。

建筑工程中的环境污染主要有噪音污染、泥浆污染、灰尘固体悬浮物污染、基坑开挖时对周围环境的危害、光污染和固体废弃物产生的污染。

其中噪音是建筑施工中居民反应最强烈和常见的问题。

据统计,在环境噪声源中,建筑施工噪声占5%,施工时打桩机的噪声瞬间值超过90dB(A),混凝土浇捣时的噪声达到80dB(A),可见施工噪音是一个非常值得关注的问题;而泥浆污染、灰尘固体悬浮物污染、基坑开挖时对周围环境的危害、固体废弃物产生的污染是比较传统的污染;而光污染是近年来才提出的问题,城市建设中的光污染主要来源于建筑物表面釉面砖、磨光大理石、涂料,特别是玻璃幕墙等装饰材料形成的反光。

施工中电弧焊或闪光对接焊工作时发出的弧光也是重要的污染。

强烈的反光和电弧会刺伤眼睛,引起视觉紊乱,甚至引起交通事故。

同时这些也是施工现场引起火灾的重要来源。

1.2建筑施工中的事故问题

建筑生产活动多为露天高空作业,不安全因素较多,有些工作危险性较大,是事故多发性行业。

每年死亡人数仅次于矿难,居全国各行业的第二位。

从伤亡事故数量来看,仅次于矿井,给国家和人民生命、财产带来大很损失,制约着建筑业的进一步发展。

近几年来,建筑施工中的多发性事故不断发生,据统计,因高处坠落、触电、物体打击、机械伤害、坍塌这五类事故占事故总数的85%以上。

建设部最新统计显示,2005年,发生建筑施工事故1015起、死亡1193人,与上年相比,事故起数下降了11.28%,死亡人数下降了9.89%;其中共发生建筑施工一次死亡3人以上重大事故43起、死亡170人(未发生一次死亡10人以上特大事故),与上年相比,事故起数上升了2.38%,死亡人数下降了2.86%。

根据事故致因理论,事故是由于人的不安全行为和物的不安全状态两大因素作用的结果。

据有关统计分析,90%左右的伤亡事故是由于违章指挥、违章作业造成,80%以上的事故发生在民工、临时工身上。

引起安全事故的主要原因有以下几点:

1.一线操作人员安全意识和技能较,

2.以包代管,导致安全管理薄弱,

3.安全制度形同虚设,监管部门力度不够。

1.3施工人员的素质亟待提高

农民工现在已成为建筑业劳动力的主体。

一个农民从农村放下锄头到大城市的建筑工地当民工,是很难马上适应的。

从近几年发生的安全死亡事故分析来看,其中有80%左右的死者从农村到城市工地工作不满三个月。

他们没有经过必要的上岗培训,缺乏自我保护意识。

那么谁应该负起培训他们的责任呢

假如是整建制的合格分包工队伍,安排培训民工还是有可能的,但目前的情况是,大多数分包队伍都做不到。

在对技术工人和工程管理人员的施工安全培训问题上,现有的培训机制也不健全。

有许多技术工人和施工管理人员相当缺乏施工安全知识,其中甚至包括某些工程监理人员。

在行业主管部门的日常检查中,经常可以发现工地上民工不戴安全帽,即使有的戴了,也不扣帽扣,而帽扣不扣等于不戴。

目前,施工队伍整体素质参差不齐。

一些好的队伍,从工程开工第一天起,就能高起点、高标准地要求自己。

各级主管部门任何时候去检查工地,都能始终保持良好的状态。

针对上述问题,我认为有关主管部门应该组织各方协力解决:

进一步规范建筑市场,有意识、有计划地培育劳务施工队伍。

凡参与工程分包的队伍,要加强其资质审查和从业人员的考核。

不能高资质企业中标以后,除了收管理费,低资质企业就可以全额分包。

建设行政主管部门应尽快地建立或健全其建设系统人员培训机制,并建立民工准入制度。

凡进入施工工地的所有民工必须先接受培训教育,一律持证上岗。

此事应成为主管部门对施工企业考核、资质年鉴和升级的重要指标。

让每一位工程建设参与人员都能接受培训和教育,有计划有步骤地建立起建筑从业人员学习的网络。

大型建筑企业内部应建立民工学校,除对本公司民工进行全员培训外,还可以吸收社会上更多有志于参与建设工程的劳务人员接受培训1.4建筑施工中的管理问题在传统设备管理体系中,设备管理在设备的技术、经济、管理三者关系方面,侧重于技术管理,忽视经济管理和组织管理,工作主要集中在设备的维修方面,很少注意到设备全过程的管理,并把设计制造过程的管理与使用过程的管理严格区分开来,这种管理体系缺乏系统的观点,因此也就存在一定的局限性。

还有就是因为现在的施工单位大部分是以包代管,管理制度相当不完善,导致出现安全问题,所以有的管理专家常说,所有的问题都是管理的问题。

1.4建筑施工方面的质量问题

当前建筑工程施工质量从总体上讲是逐年不断提高,但由于一些施工企业的技术素质低\"质量管理差\"懂技术管理的人员少,对规范、规程、质量标准贯彻不到位,以至产生一些质量通病,严重影响工程质量。

常见的质量问题主要有:

1.质量保证内页资料方面存在的问题,

2.砌体结构存在的问题,

3.地面工程存在的问题,

4.暖卫工程存在的问题,等等。

二、如何克服建筑施工过程中存在的问题

2.1提倡绿色施工 绿色施工技术对于工程施工而言,并不是很新的思维途径,降低施工噪音、减少施工扰民、减少材料的损耗等在大多数施工现场都会引起重视。

而可持续发展思想在工程施工中应用的重点在于将“绿色方式”作为一个整体运用到工程施工中去,实施绿色施工,以便在建造过程中对环境、资源造成尽可能小的影响。

绿色施工是可持续发展思想在工程施工中应用的主要体现,是绿色施工技术的综合应用。

绿色施工涉及到可持续发展的各个方面,如生态与环境保护、资源与能源的利用、社会经济的发展等。

实施绿色施工应遵循一定的原则,如减少场地干扰,尊重基地环境,结合气候施工,节约资源(能源),减少环境污染,实施科学管理,保证施工质量等。

2.2建立健全完善的安全制度 建立完善的安全制度有.建立安全权管理体系和安全检查两个方面,建立安全体系至关重要,工程项目部建立以项目经理部为现场安全生产文明施工管理体系的第一负责人的安全管理体系。

在建立了安全体系之后各个部门要适时进行安全检查,发现隐患,及时补救。

并且还要注意检查的时候要仔细、认真。

2.3加大管理力度,实现多管齐下

管理建筑施工的时候一定要跳出侧重于技术管理,忽视经济管理和组织管理的怪圈,要注意多管齐下,要技术、经济、组织三者齐头并进。

还要注意要设立专门的管理机构,不要仅仅以包代管,更不要管理紧紧地依靠在包工头手里。

还有特别要注意安全观路问题,每每我们都会看到因为安全管理疏漏而导致的悲剧。

2.4严把质量关、做好验收工作

建筑施工作后的目的就是为了建出质量高的建筑成品出来。

所以在社工过程中一定要严把质量关,防止偷工减料,另外还要注意监理在这个过程中的作用。

验收单位在验收的过程中千万不可马虎、大意,一定要严格执行国家的标准,认真验收,发现问题及时地与施工单位进行协商。

建筑施工是建筑得以实现的唯一途径,解决建筑施工问题不仅仅是建筑施工者们的问题,也是所有人为共同关心的问题。

如何判断电路是零输入响应,零状态响应还是全响应

如果有电源激励就是,而元件本身没有电压或电流 就是零状态,相反没有电源激励只有元件本身初始值电压电流,就是零输入响应。

既有电源激励,又有初始值就是全响应

说明测有源二端网络开路电压及等效内阻的几种方法,并比较其优缺点

(1)测开路电压:①零示法,优点:可以消除电压表内阻的影响;缺点:操作上有难度,尤其是精确度的把握。

②直接用电压表测量,优点:方便简单,一目了然;缺点:会造成较大的误差。

(2)测等效内阻:①直接用欧姆表测量,优点:方便简单,一目了然;缺点:会造成较大的误差。

②开路电压、短路电流法,优点:测量方法简单,容易操作;缺点:当二端网络的内阻很小时,容易损坏其内部元件,因此不宜选用。

③伏安法,优点:利用伏安特性曲线可以直观地看出其电压与电流的关系;缺点:需作图,比较繁琐。

④半电压法,优点:方法比较简单;缺点:难于把握精确度。

通信电子电路中对调频电路提出哪些要求

宽带中频放大电路的设计

中频放大器是功率放大器的一种,同时具有选频的功能,即对特定频段的功率增益高于其他频段的增益。

同时,它也是组成超外差接收机的一种,其任务是把变频得到的中频信号加以放大,然后送到检波器检波,具有工作频段较低,选择性好,工作稳定性好等特点。

因此,中频放大电路在实际应用中对超外差收音机、选择性和通频带等性能指标起着极其重要的作用。

在本次宽带中频放大的课程设计中,主要是通过超外差电路的工作原理来设计单元电路中各个独立的元件电路,然后对于整机电路和在此电路基础上的扩展电路进行设计,最后用仿真软件,进行仿真,调试,完成电路设计。

关键词:超外差电路,宽带中频,放大器

3 调频电路工作原理.4

3.3变容二极管直接调频原理.5

4 电路各模块工作原理.7

4.1变容二极管工作原理.7

4.2.1 电容三端反馈振荡电路.9

4.2.2 电感三端反馈振荡电路.10

5 课题要求的实现.11

调频电路具有抗干扰性能强、声音清晰等优点,获得了快速的发展。

主要应用于调频广播、广播电视、通信及遥控。

调频电台的频带通常大约是200~250kHz,其频带宽度是调幅电台的数十倍,便于传送高保真立体声信号。

由于调幅波受到频带宽度的限制,在接收机中存在着通带宽度与干扰的矛盾,因此音频信号的频率局限于30~8000Hz的范围内。

在调频时,可以将音频信号的频率范围扩大至30~15000Hz,使音频信号的频谱分量更为丰富,声音质量大为提高。

变容二极管调频电路是一种常用的直接调频电路,广泛应用于移动通信和自动频率微调系统。

其优点是工作频率高,固有损耗小且线路简单,能获得较大的频偏,其缺点是中心频率稳定度较低。

较之中频调制和倍频方法,这种方法的电路简单、性能良好、副波少、维修方便,是一种较先进的频率调制方案。

本课题载波由LC电容反馈三端振荡器组成主振回路,振荡频率有电路电感和电容决定,当受调制信号控制的变容二极管接入载波振荡器的振荡回路,则振荡频率受调制信号的控制,从而实现调频。

频率调制是对调制信号频谱进行非线性频率变换,而不是线性搬移,因而不能简单地用乘法器和滤波器来实现。

实现调频的方法分为两大类:直接调频法和间接调频法。

先将调制信号进行积分处理,然后用它控制载波的瞬时相位变化,从而实现间接控制载波的瞬时频率变化的方法,称为间接调频法。

根据前述调频与调相波之间的关系可知,调频波可看成将调制信号积分后的调相波。

这样,调相输出的信号相对积分后的调制信号而言是调相波,但对原调制信号而言则为调频波。

这种实现调相的电路独立于高频载波振荡器以外,所以这种调频波突出的优点是载波中心频率的稳定性可以做得较高,但可能得到的最大频偏较小。

用调制信号直接控制振荡器的瞬时频率变化的方法称为直接调频法。

如果受控振荡器是产生正弦波的 LC 振荡器,则振荡频率主要取决于谐振回路的电感和电容。

将受到调制信号控制的可变电抗与谐振回路连接,就可以使振荡频率按调制信号的规律变化,实现直接调频。

可变电抗器件的种类很多,其中应用最广的是变容二极管。

作为电压控制的可变电容元件,它有工作频率高、损耗小和使用方便等优点。

具有铁氧体磁芯的电感线圈,可以作为电流控制的可变电感元件。

此外,由场效应管或其它有源器件组成的电抗管电路,可以等效为可控电容或可控电感。

直接调频法原理简单,频偏较大,但中心频率不易稳定。

在正弦振荡器中,若使可控电抗器连接于晶体振荡器中,可以提高频率稳定度,但频偏减小。

3.3变容二极管直接调频原理

变容二极管调频电路是有主振电路和调频电路构成,T为振荡管,C1、C2、C3、L1为主振回路,D为变容二极管,Cc为耦合电容隔离直流,C4为高频滤波电容,C5为耦合电容,Cb为旁路电容。

R1、R2为变容二极管提供一个静态反偏电压,R3为隔离电阻,Rb1、Rb2、Re、Rc给三极管提供一个合适静态工作点。

设调制信号为uΩ(t)=UΩm cosΩt,加在二极管上的反向直流偏压为 VQ,VQ的取值应保证在未加调制信号时振荡器的振荡频率等于要求的载波频率,同时还应保证在调制信号uΩ(t)的变化范围内保持变容二极管在反向电压下工作。

加在变容二极管上的控制电压为

根据式(3-1)可得,相应的变容二极管结电容变化规律为

(1)当调制信号电压uΩ(t)=0时,即为载波状态。

此时ur(t)=VQ,对应的变容二极管结电容为CjQ

(2)当调制信号电压uΩ(t)=UΩm cosΩt时,对应的变容二极管的结电容与载波状态时变容二极管的结电容的关系是

上式表示的是变容二极管的结电容与调制电压的关系。

而变容二极管调频器的瞬时频率与调制电压的关系由振荡回路决定

无调制时,谐振回路的总电容为

CQ为静态工作点所对应的变容二极管节电压。

当有调制时,谐振回路的总电容为:

C∑=;这回路的总电容的变化量为:△C=C∑-CQ∑;频偏△C与△f的关系:△f=1\/2*f0*△C\/CQ∑。

由变容二极管部分接入振荡器振荡回路的等效电路。

调频特性取决于回路的总电容C∑,而C∑可以看成一个等效的变容二极管,C∑随调制电压uΩ(t)的变化规律不仅决定于变容二极管的结电容Cj随调制电压uΩ(t)的变化,而且还与C1和C2的大小有关。

因为变容二极管部分接人振荡回路,其中心频率稳定度比全部接入振荡回路要高,但其最大频偏要减小。

4 电路各模块工作原理

4.1变容二极管工作原理

变容二极管又称可变电抗二极管。

是一种利用PN结电容(势垒电容)与其反向偏置电压Vr的依赖关系及原理制成的二极管。

所用材料多为硅或砷化镓单晶,并采用外延工艺技术。

反偏电压愈大,则结电容愈小。

变容二极管具有与衬底材料电阻率有关的串联电阻。

主要参量是:零偏结电容、零偏压优值、反向击穿电压、中心反向偏压、标称电容、电容变化范围(以皮法为单位)以及截止频率等,对于不同用途,应选用不同C和Vr特性的变容二极管,如有专用于谐振电路调谐的电调变容二极管、适用于参放的参放变容二极管以及用于固体功率源中倍频、移相的功率阶跃变容二极管等。

变容二极管是根据PN结的结电容随反向电压大小而变化的原理设计的一种二极管。

它的极间结构、伏安特性与一般检波二极管没有多大差别。

不同的是在加反向偏压时,变容二管呈现较大的结电容。

这个结电容的大小能灵敏地随反向偏压而变化。

正是利用了变容二极管这一特性,将变容二极管接到振荡器的振荡回路中,作为可控电容元件,则回路的电容量会随调制信号电压而变化,从而改变振荡频率,达到调频的目的。

已知,结电容 C j 与反向电压 v R 存在如下关系:

图4.1.1变容二极管符号及电容公式

加到变容管上的反向电压,包括直流偏压 V 0 和调制信号电压 v W(t)=V W cos W t,如图4.1.2所示,即

此外假定调制信号为单音频简谐信号。

结电容在 v R(t)的控制下随时间发生变化。

图4.1.2用调制信号控制变容二极管结电容

把受到调制信号控制的变容二极管接入载波振荡器的振荡回路,则振荡频率亦受到调制信号的控制。

适当选择变容二极管的特性和工作状态,可以使振荡频率的变化近似地与调制信号成线性关系。

4.2 LC振荡电路工作原理

LC三点式振荡组成原理图如图4.2.1,其振荡频率f=。

图4.2.1三点式振荡电路组成

和为容性,为感性时称为电容反馈振荡器,其中C=;当 和为感性,为容性时称为电容反馈振荡器,其中 L=。

当我们相应变化电容值时就能使频率作出相应的变化,以达到调频的目的。

4.2.1电容三端反馈振荡电路

图4.2.2电容三端反馈振荡电路交流电路

对于一个振荡器,当其负载阻抗及反馈系数已经确定的情况,静态工作点的位置对振荡器的起振以及稳定平衡状态(振幅大小,波形好坏)有着直接的影响。

要想起振,首先三极管应该工作在静态工作点。

电路应选择合适的静态工作点的位置。

电容三端反馈振荡电路利用电容C3和C2作为分压器,该电路满足相位条件,选取合适时满足振幅起振条件,即:,该电路就可振荡。

式中:C是振荡回路的总电容。

该电路与电感三端反馈振荡电路相比,输出波形较好,波形更接近正弦波。

适当地加大电路电容,就可减弱不稳定因素对振荡频率的影响,从而提高电路的稳定度。

这种振荡电路的特点是振荡频率可做得较高,一般可达到100MHz以上,由于C3对高次谐波阻抗小,使反馈电压中的高次谐波成分较小,因而振荡波形较好。

电路的缺点是频率调节不便,这是因为调节电容来改变频率时,(既使C1、C2 采用双连可变电容)C1与C2也难于按比例变化,从而引起电路工作性能的不稳定。

因此,该电路只适宜产生固定频率的振荡。

4.2.2电感三端反馈振荡电路

图4.2.3电感三端反馈振荡电路等效交流电路

由于L1与L2之间有互感的存在,所以容易起振。

其次改变回路电容来调整频率时,基本上不影响电路的反馈系数。

它的输出振荡波形较差,这是由于反馈电压取自电感的两端,而电感对高次谐波的阻抗较大,不能将它短路,从而使Uf中含有较多的谐波分量,因此,输出波形中也就含有较多的高次谐波。

工作频率愈高,分布参数的影响也愈严重,甚至可能使F减小到满不了起振条件。

电容三端反馈振荡电路利用电容L1和L2作为分压器,该电路满足相位条件,选取合适时满足振幅起振条件,即:,该电路就可振荡。

式中:L=L1+L2+2M是振荡回路的总电容。

由于调制信号的频率几HZ~几KHZ,可取耦合电容C5=4.7uf,高频扼流圈L2=47uH。

高频旁路电容C4对调制信号成高阻抗,取C4=5100PF。

变容二极管部分接人振荡回路,其中心频率稳定度比全部接入振荡回路要高,但其最大频偏要减小。

图5.1变容二极管部分接人振荡回路

该电路为了减少结电容对回路振荡频率的影响,C2和C3常取值较大,C1,C1,这该电路的振荡频率为

调节三极管的稳定度和电阻参数,可使三极管的放大输出电压V0>=1V。

通过学习高频电子线路这门课程,使我能综合运用电工技术,高频电子技术课程中的所学到的理论知识来完成设计和分析电路,熟悉了工程实践中高频电子电路的设计方法和规范,达到综合应用电子技术的目的。

学会了文件检索和查找数据手册的能力。

学会了应用protel软件的使用。

还学会了整理和总结设计文档报告。

学到很多东西,但就我个人感觉而言,学到的东西,对我后面一年的学习有重要的指导作用,不敢说以后,但在毕业前的这段时间内,这次学习对我的确很重要。

学到了如何务实,如何去学一门技术,同时也知道了如何学习,什么才是学习。

这次设计,使我由理论学习向实际生产的方向更近了一步。

让我对自己所学的专业有了更加清晰的理解,也对自己现在的专业技术水平有了更加明确的理解。

这次的设计中,我体验到了一名专业电子设计工程师设计产品的各个过程,让我对自己的未来的职业定位有了充分的心里准备。

总而言之,此次课程设计让我感到受益匪浅。

同时我认为我们的工作是一个团队的工作,团队需要个人,个人也离不开团队,必须发扬团结协作的精神。

某个元素的离群都可能导致整项工作的失败。

设计中只靠一个人知道的是远远不够的,我们要综合运用各项知识。

回顾起此次高频课程设计,至今我仍感慨颇多,在整整一星期的日子里,可以说得是苦多于甜,但是可以学到很多很多的的东西,同时不仅可以巩固了以前所学过的知识,而且学到了很多在书本上所没有学到过的知识。

通过这次课程设计使我懂得了理论与实际相结合是很重要的,只有理论知识是远远不够的,只有把所学的理论知识与实践相结合起来,从理论中得出结论,才能真正为...

用戴维宁定理和叠加定理计算1欧电阻的电流

设1欧电流 i参考方向从上而下,

将1欧从电路移离剩出开口端上a下b,

戴维南等效电路为Uab串Rab开口端a,b,接1欧到等效电路a,b,

对于含独立源,线性电阻和线性受控源的单口网络(二端网络),都可以用一个电压源与电阻相串联的单口网络(二端网络)来等效。

这个电压源的电压,就是此单口网络(二端网络)的开路电压,这个串联电阻就是从此单口网络(二端网络)两端看进去,当网络内部所有独立源均置零以后的等效电阻。

uoc 称为开路电压。

Ro称为戴维南等效电阻。

在电子电路中,当单口网络视为电源时,常称此电阻为输出电阻,常用Ro表示;当单口网络视为负载时,则称之为输入电阻,并常用Ri表示。

电压源uoc和电阻Ro的串联单口网络,常称为戴维南等效电路。

当单口网络的端口电压和电流采用关联参考方向时,其端口电压电流关系方程可表为:U=Roi+uoc。

参考资料:戴维南定理_百度百科

如何指导学生进行课外阅读

课外阅读首先是选书,选择什么样的课外书直接影响着阅读兴趣、阅读收获等。

在选择课外书的时候可以根据自己的需要、结合自己的兴趣来选择。

另外就是阅读的方法,一个好的阅读方法,可以起到事半功倍的效果。

我读书用的是快速阅读法,《快速阅读》是一种科学、高效的阅读方法,快速阅读训练原理就在于激活我们“脑、眼”潜能,培养阅读者直接把视觉器官感知的文字符号转换成意义,消除头脑中潜在的发音现象,越过由发声到理解意义的过程,形成眼脑直映式的阅读方式,实现阅读提速、整体感知、理解记忆的飞跃。

由于人眼、人脑的器质优势,只要通过训练,源活潜能,要达到一目一行、一目多行就不是难事。

具体练习可以参考:《精英特速读记忆训练网》,安装软件即可进行试用训练。

我们高中有个速读班,由于较喜欢阅读,后来接触了精英特速读记忆训练,每天练习一个多小时,在一个多月的坚持练习下,终于把阅读速度提高到两千字左右每分钟,现在我的阅读速度已经达到了六千多字每分钟,正真做到了一目多行。

阅读能力差的话,可以你去练习提高一下,这个是很有必要的。

更多关于速读记忆的内容可以到贴吧《速读吧》交流学习,里面有很多练习者的经验分享。

我要回帖

更多关于 万用表如何测量电机是否烧掉 的文章

 

随机推荐