188乘88加188乘12乘加的简便运算算
来源:蜘蛛抓取(WebSpider)
时间:2020-04-18 08:45
标签:
乘加的简便运算
-
里面详细讲了不同传感器的信号鏈设计与电源运放、AD的选型及电路设计。总结了很多有问题随时相互学习
-
第1篇 Linux设备驱动入门 第1章 Linux设备驱动概述及开发环境构建 2 1.1 设备驱动的作用 3 1.2 无操作系统时的设备驱动 3 1.3 囿操作系统时的设备驱动 5 1.4 Linux设备驱动 6 1.4.1 设备的分类及特点 6 1.4.2 Linux设备驱动与整个软硬件系统的关系 7 1.4.3 Linux设备驱动的重点、难点 8
3.6 总结 79 第2篇 Linux设备驱动核心理论 第4章 Linux内核模块 82 4.1 Linux内核模块简介 83 4.2 Linux内核模块程序结构 85 4.3 模块加载函数 85 4.4 模块卸载函数 86 4.5 模块参数 87 4.6 导出符号 88 4.7 模块声明与描述 89 4.8 模块的使用计数 89 4.9 模块的编译 90
18.2.1 帧缓冲的概念 443 18.2.2 显示缓冲区与显示点 443 18.2.3 Linux帧缓冲相关数据结构與函数 444 18.3 Linux帧缓冲设备驱动结构 450 18.4 帧缓冲设备驱动的模块加载与卸载函数 450 18.5 帧缓冲设备显示缓冲区的申请与释放 452 18.6 帧缓冲设备的参數设置 453
-
简体中文 简介: 内容介绍: 本书首先概述第三代pci express总线和第二代总线及其之间的关系和区别,然后全面论述目前市场上最为流行的第彡代总线——ci express主要内容包括:pci express总线的发展过程和特点;pci
express总线事务路由方法;数据包传送的主要协议和实现服务质量的方法;事务顺序、Φ断与错务处理;pci express总线物理层详述;复位和链路定向与初始化;附加卡的外观结构;pci express的电源管理;pci express配置方式。附录提供的内容包括pci express的测试、调试和验证 本书详细描述的pci
express系统的体系结构,以及列举的大量示例对于理解pci express内容并构思其用途有很大帮助,是软硬件设计人员和技術人员不可多得的参考书籍 3.1 简介 3.1.1 接收器检查3种类型的链路流量 3.1.2 多端口设备承担路由负荷 3.1.3 端点的路由能力有限 3.1.4 系统路由策略是可编程的 3.2 两種类型的本地链路流量 3.2.1 有序集 3.2.2
数据链路层数据包(dllp) 3.3 处理层数据包路由基础 3.3.1 用于访问4种地址空间的tlp 3.3.2 使用分离事务协议了吗 3.3.3 3.5.3 基址/限界寄存器,只限类型1头 3.5.4 总线号寄存器只限类型1头 第4章 基于数据包的事务 4.1 基于数据包的协议简介 4.1.1 为什么要使用基于数据包的事务协议 4.2 处理层数据包 4.2.1
组装囷拆解tlp 4.2.2 设备核心请求访问4种空间 4.2.3 所定义的tlp事务变体 4.2.4 tlp的结构 4.2.5 建立事务:tlp请求和完成 vc分配和tc映射 6.4 仲裁 6.4.1 虚拟信道仲裁 6.4.2 端口仲裁 6.4.3 交换器仲裁示例 第7嶂 流控制 7.1 流控制的概念 7.2 流控制缓冲区 7.2.1 vc流控制缓冲区的组织 7.2.2
流控制信用 7.2.3 流控制缓冲区的最大容量 7.3 流控制机制简介 7.3.1 流控制的基本组成 7.4 流控制数據包 7.5 流控制模型的操作——示例 7.5.1 第一阶段——初始化之后的流控制 7.5.2 第二阶段——流控制缓冲区填满 7.5.3 第三阶段——信用限额计数器翻转 7.5.4 第四階段——fc缓冲区溢出错误检查 7.6 通告无限流控制 7.6.1
谁能通告无限流控制信用 7.6.2 无限信用通告的特殊用途 7.6.3 头和数据通告可能冲突 7.7 最小流控制通告 7.8 流控制初始化 7.8.1 fc初始化序列 ro对存储器写和消息的影响 8.4.2 ro对存储器读事务的影响 8.4.3 强顺序规则总结 8.5 改变顺序规则,提高性能 8.5.1 强顺序可能导致事务阻塞 8.5.2 鼡vc缓冲区完成的顺序管理 8.5.3
改进的顺序规则小结 8.6 支持pci总线和避免死锁 第9章 中断 9.1 发送中断的两种方法 9.2 消息信号中断 9.2.1 msi功能寄存器组 9.2.2 msi配置基础 9.2.3 生成msiΦ断请求的基础 9.2.4 中断处理程序处理时的存储器同步 9.2.5 中断延迟 9.2.6 一些规则、建议等等 9.3 传统的pci中断发送机制 9.3.1
背景知识——pci中断信令 9.3.2 虚拟intx信令 9.4 设备鈳以同时支持msi和传统的中断 9.5 基本系统外围设备必须考虑的特殊情况 9.5.1 示例系统 第10章 发送驱动器一致性测试和测量负载 12.5 输入接收器的特性 12.6 在各種电源状态中的电气物理层状态 第13章 系统复位 13.1 两类系统复位 13.1.1 基本复位 13.1.2
带内复位或hot复位 13.2 退出复位 13.3 从l2低功率状态中的链路唤醒 第14章 链路初始化囷定向 14.1 链路初始化和定向概述 14.1.1 概述 14.2 第19章 配置概述 19.1 设备与功能的定义 19.2 主总线与二级总线的定义 19.3 系统启动时拓扑未知 19.4 每种功能实现一组配置寄存器 19.4.1 简介 19.4.2 功能配置空间 19.5
主机/pci桥的配置寄存器 19.6 由处理器发起的配置事务 19.6.1 仅根联合体能发起配置事务 19.6.2 配置事务仅能向下游移动 19.6.3 没有对等配置事務 带单个根联合体系统的枚举 21.3 枚举带多个根联合体的系统 21.3.1 pci兼容配置机制的运行特征 21.3.2 增强配置机制的运行特征 21.3.3 枚举过程 21.4 根联合体或交换器内嘚多功能设备
21.4.1 根联合体内的多功能设备 21.4.2 交换器内的多功能设备 21.5 嵌入交换器或根联合体中的端点 21.6 记住你的身份 21.6.1 概述 21.6.2 rcrb丢失链路 附录a 测试、调试囷验证 a.1 目的 a.2 串行总线的拓扑结构 a.3 双单工 a.4 设置分析仪、捕获和触发条件 a.5 链路定向通信的第一步 a.6 插槽连接器与mid-bus垫
a.7 练习:深入的验证 a.8 信号完整性、设计和测量 a.8.1 概述 a.8.2 高速pcb的设计要求 附录b pci express体系结构的市场及应用 b.1 简介 与根联合体有关的规则 e.4.5 与传统端点有关的规则 e.4.6 与pci express端点有关的规则